Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/95798
Título: Microprocesador didáctico de arquitectura RISC implementado en un FPGA
Palabras clave: microprocesador RISC;MIPS;VHDL
Editorial: Universidad de Guadalajara
Descripción: En este trabajo se presenta el diseño e implementación de un microprocesador de 16 bits de arquitectura RISC tipoMIPS. Las características principales que presenta el microprocesador son: una arquitectura Harvard con una memoria deprograma de 64K x 25 bits y una memoria de datos de 64k x 16 bits, una pila de ocho niveles implementada en hardware y laUnidad Lógica-Aritmética (ALU) con esquema de acarreo anticipado por propagación y generación para el aumento de velocidaden la ejecución de las operaciones aritméticas. La unidad de control decodifica y maneja las señales de control delmicroprocesador para ejecutar las instrucciones en un solo ciclo de reloj. La implementación se realizó en un dispositivo lógicoprogramable del tipo FPGA (Field Programmable Gate Array) de la familia Spartan-3A de Xilinx. El diseño de cada elementodel microprocesador se desarrolló con el lenguaje de descripción de hardware VHDL.
URI: https://hdl.handle.net/20.500.12104/95798
Otros identificadores: http://www.e-gnosis.udg.mx/index.php/eg/article/view/120
Aparece en las colecciones:Revista e-Gnosis

Ficheros en este ítem:
No hay ficheros asociados a este ítem.


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.