Please use this identifier to cite or link to this item: https://hdl.handle.net/20.500.12104/95798
Title: Microprocesador didáctico de arquitectura RISC implementado en un FPGA
Keywords: microprocesador RISC;MIPS;VHDL
Publisher: Universidad de Guadalajara
Description: En este trabajo se presenta el diseño e implementación de un microprocesador de 16 bits de arquitectura RISC tipoMIPS. Las características principales que presenta el microprocesador son: una arquitectura Harvard con una memoria deprograma de 64K x 25 bits y una memoria de datos de 64k x 16 bits, una pila de ocho niveles implementada en hardware y laUnidad Lógica-Aritmética (ALU) con esquema de acarreo anticipado por propagación y generación para el aumento de velocidaden la ejecución de las operaciones aritméticas. La unidad de control decodifica y maneja las señales de control delmicroprocesador para ejecutar las instrucciones en un solo ciclo de reloj. La implementación se realizó en un dispositivo lógicoprogramable del tipo FPGA (Field Programmable Gate Array) de la familia Spartan-3A de Xilinx. El diseño de cada elementodel microprocesador se desarrolló con el lenguaje de descripción de hardware VHDL.
URI: https://hdl.handle.net/20.500.12104/95798
Other Identifiers: http://www.e-gnosis.udg.mx/index.php/eg/article/view/120
Appears in Collections:Revista e-Gnosis

Files in This Item:
There are no files associated with this item.


Items in RIUdeG are protected by copyright, with all rights reserved, unless otherwise indicated.