Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/79976
Título: Cama de Pruebas Dinámicamente Reconfigurable para Circuitos Digitales
Autor: Torres Cerna, Carlos Agustín
Asesor/Director de tesis: Raygoza Panduro, Juan José
Ortega Cisneros, Susana
Editor: CUCEI
Universidad de Guadalajara
Carrera: MAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION
Palabras clave: Circuitos;Reconfigurables;Fpga
Fecha de publicación: 18-nov-2016
Editorial: Biblioteca Digital wdg.biblio
Universidad de Guadalajara
Resumen: En este documento se presenta el desarrollo de una cama de pruebas para circuitos digitales, implementada en una plataforma reconfigurable FPGA con capacidad de reconfiguración dinámica. Este trabajo consta de tres elementos principales: una interfaz gráfica, un circuito digital, y una tarjeta de interfaz física. La interfaz gráfica está diseñada para proporcionar una facil configuración de la cama de pruebas. El circuito digital se encarga de generar los datos de prueba, recibir y analizar la respuesta del DUT, y generar el resultado de la prueba. La tarjeta de interfaz física actúa como puente entre el DUT y el circuito de la cama de pruebas. Se verificó su funcionamiento utilizando herramientas de simulación, y por último se validó realizando pruebas en tiempo real a un circuito digital.
URI: https://wdg.biblio.udg.mx
https://hdl.handle.net/20.500.12104/79976
Aparece en las colecciones:CUCEI

Ficheros en este ítem:
Fichero TamañoFormato 
MCUCEI10027.pdf
Acceso Restringido
2.18 MBAdobe PDFVisualizar/Abrir    Request a copy


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.