Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/80022
Título: Metodología de Diseño de la Etapa Digital de un Transceptor de Conversión Directa
Autor: Plascencia Jauregui, Francisco Javier
Asesor: Becerra Álvarez, Edwin Christian
Raygoza Panduro, Juan José
Palabras clave: Redes;Transceptor;Radiofrecuencia;Zigbee
Fecha de titulación: 1-ago-2014
Editorial: Biblioteca Digital wdg.biblio
Universidad de Guadalajara
Resumen: Las redes inalámbricas forman parte de nuestro diario vivir, permitiendo el envío y recepción de datos en un mundo cada vez más interconectado [1]. Dentro de las comunicaciones electrónicas, los sistemas que se encargan de realizar estas tareas son los transceptores [2]. Para ello, estas actividades se realizan de forma analógica en la etapa de radiofrecuencia, mientras que en la de procesamiento digital se realizan a nivel de bits [3]. Por otro lado, estas comunicaciones se llevan a cabo apegándose a los estándares y protocolos internacionales vigentes [4,5]. Debido a lo anterior, en esta tesis se propone una arquitectura para la etapa digital de un transceptor de conversión directa, de acuerdo a los lineamientos indicados por el estándar IEEE 802.15.4 y el protocolo Zigbee, que buscan reducir el consumo de energía de los dispositivos desarrollados bajo sus lineamientos. Dicha arquitectura se compone de una etapa de recepción, integrada por los bloques: demodulador OQPSK y sincronizador de chips. Mientras que la de transmisión incluye a los elementos: bit a símbolo, símbolo a chip, modulador OQPSK y generador de pulsos. Por último, en la sub-capa MAC se encuentra el verificador CRC y el generador de relojes. En seguida, todos los bloques que conforman la arquitectura fueron descritos en lenguaje HDL y puestos a puestos a prueba para comprobar su correcto funcionamiento, obteniéndose las simulaciones y layouts correspondientes. Es importante señalar, que para la síntesis y simulación de los bloques se utiliza la plataforma Alliance [6], aplicando una tecnología de 130 nanómetros.
URI: https://hdl.handle.net/20.500.12104/80022
https://wdg.biblio.udg.mx
Programa educativo: MAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION
Aparece en las colecciones:CUCEI

Ficheros en este ítem:
Fichero TamañoFormato 
MCUCEI10006.pdf
Acceso Restringido
2.71 MBAdobe PDFVisualizar/Abrir    Request a copy


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.